本試卷分A、B卷,使用1999年版本教材的考生請(qǐng)做A卷,使用2006年版本教材的考生請(qǐng)做B卷;若A、B兩卷都做的,以B卷記分。
A卷
一、填空題(本大題共10小題,每空1分,共10分)
1.兩輸入與非門(mén)輸入為01時(shí),輸出為_(kāi)_________。
2.邏輯變量和邏輯函數(shù)只有__________兩種取值,而且它們只是表示兩種不同的邏輯狀態(tài)。
3.函數(shù)Y=AB+A 的最小項(xiàng)表達(dá)式為_(kāi)_________。
4.使用OC門(mén)時(shí),輸出端應(yīng)接上__________和電源才能正常的工作。
5.組合邏輯電路是指任何時(shí)刻電路的輸出僅由當(dāng)時(shí)的__________決定。
6.8線—3線優(yōu)先編碼器74LS148的優(yōu)先編碼順序是
,輸出。輸入輸出均為低電平有效。當(dāng)輸入為11010101時(shí),輸出為_(kāi)_________。7.D觸發(fā)器,當(dāng)D與__________相連時(shí),轉(zhuǎn)化為T(mén)′觸發(fā)器。
8.某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是__________進(jìn)制計(jì)數(shù)器。
9.設(shè)計(jì)一個(gè)8421BCD碼加法計(jì)數(shù)器,至少需要__________個(gè)觸發(fā)器。
10.雙積分型A/D轉(zhuǎn)換器相對(duì)逐次比較型A/D轉(zhuǎn)換器的轉(zhuǎn)換速度要__________。
二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)
在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫(xiě)在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。
11.已知二進(jìn)制數(shù)01001010,其對(duì)應(yīng)的十進(jìn)制數(shù)為( ?。?br>A.48
B.74
C.106
D.92
12.下列幾種說(shuō)法中與BCD碼的性質(zhì)不符的是( ?。?br>A.一組四位二進(jìn)制數(shù)組成的碼只能表示一位十進(jìn)制數(shù)
B.BCD碼是一種人為選定的0~9十個(gè)數(shù)字的代碼
C.BCD碼是一組四位二進(jìn)制數(shù),能表示十六以?xún)?nèi)的任何一個(gè)十進(jìn)制數(shù)
D.BCD碼有多種
20.在同步工作條件下,JK觸發(fā)器的現(xiàn)態(tài)Qn=0,要求Qn+1=0,則應(yīng)使( ?。?br>A.J=×,K=0
B.J=0,K=×
C.J=1,K=×
D.J=K=1
21.一個(gè)4位移位寄存器,現(xiàn)態(tài)為0000,如果串行輸入始終為1,則經(jīng)過(guò)4個(gè)移位脈沖后,寄存器的內(nèi)容為( ?。?br>A.0001
B.0111
C.1110
D.1111
22.滯后性是______的基本特性。( ?。?br>A.多諧振蕩器
B.施密特觸發(fā)器
C.T觸發(fā)器
D.單穩(wěn)態(tài)觸發(fā)器
23.一個(gè)ROM共有10根地址線,8根位線(數(shù)據(jù)輸出線),則其存儲(chǔ)容量為( )
A.10×8
B.102×8
C.10×82
D.210×8
24.某8位D/A轉(zhuǎn)換器,當(dāng)輸入全為1時(shí),輸出電壓為5.10V,當(dāng)輸入D=(10000010)2時(shí),輸出電壓為( ?。?br>A.5.10V
B.2.58V
C.2.60V
D.2.62V
25.關(guān)于半導(dǎo)體存儲(chǔ)器的描述,下列哪種說(shuō)法是錯(cuò)誤的?( ?。?br>A.RAM讀寫(xiě)方便,但一旦掉電,所存儲(chǔ)的內(nèi)容就會(huì)全部丟失
B.ROM掉電以后數(shù)據(jù)不會(huì)丟失
C.RAM可分為靜態(tài)RAM和動(dòng)態(tài)RAM
D.動(dòng)態(tài)RAM不必定時(shí)刷新
三、分析題(本大題共7小題,每小題6分,共42分)
26.用圖形法將下列邏輯函數(shù)化成最簡(jiǎn)“與或”式。(∑d為約束項(xiàng)之和)
F(A,B,C,D)=∑m(5,7,9,13)+∑d(0,3,4,8,11,12,15)。
27.分析圖5所示由分立元件構(gòu)成的數(shù)字電路。寫(xiě)出F1、F2、F3和F與輸入之間的邏輯表達(dá)式。
28.寫(xiě)出如圖6所示組合邏輯電路的“與或”邏輯表達(dá)式,列出真值表。
29.根據(jù)圖7所示4選1數(shù)據(jù)選擇器實(shí)現(xiàn)的組合電路,寫(xiě)出輸出L邏輯表達(dá)式并化成最簡(jiǎn)“與或”表達(dá)式。
30.電路如圖8所示, 請(qǐng)畫(huà)出在輸入信號(hào)作用下, 對(duì)應(yīng)的輸出Q的波形。(設(shè)觸發(fā)器初態(tài)為0)
31.由四位二進(jìn)制計(jì)數(shù)器74161及門(mén)電路組成的時(shí)序電路如圖9所示,其中74161的功能表如表1所示。畫(huà)出狀態(tài)轉(zhuǎn)換圖,指出該電路的功能。
表1
32.如圖10所示是一個(gè)由555定時(shí)器構(gòu)成的防盜報(bào)警電路,a、b兩端被一細(xì)銅絲接通,此銅絲置于盜竊者必經(jīng)之路,
當(dāng)盜竊者闖入室內(nèi)將銅絲碰斷后,揚(yáng)聲器即發(fā)出報(bào)警聲。
(1)試問(wèn)555接成何種電路?
(2)說(shuō)明本報(bào)警電路的工作原理。
四、設(shè)計(jì)題(本大題共2小題,每小題9分,共18分)
33.設(shè)計(jì)一多數(shù)表決電路。要求A、B、C三人中只要有兩人以上(包括兩人)同意,則決議就能通過(guò),但A還有決定權(quán),即只要A同意,即使其他人不同意也能通過(guò)。
(1)列出真值表并寫(xiě)出邏輯函數(shù);
(2)化簡(jiǎn)邏輯函數(shù),用與非門(mén)實(shí)現(xiàn)設(shè)計(jì)并畫(huà)出電路圖。
34.試用兩只JK觸發(fā)器和最少量的接線設(shè)計(jì)一個(gè)能產(chǎn)生如圖11所示波形的時(shí)序邏輯電路,要求寫(xiě)出完整的設(shè)計(jì)過(guò)程。
聯(lián)系客服